ZKX's LAB

求EDA用VHDL语言的程序设计,急急急!给高分!(要求完成一个具有异步复位和同步使能功能的10进制计数器) 扰码器的verilog 代码

2020-07-19知识8

急!!!求单只数码管循环显示0~9的代码解释,数码管是共阳极的。万分感谢!!! #include<;reg51.h>;/单片机寄存器相关的百文件include<;intrins.h>;/具有空指令的文件define uchar unsigned char/宏定义 以后用uchar替代unsigned chardefine uint unsigned int/宏定义作用同上uchar code DSY_CODE[]={0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90,0xff};数度码管0-9的段码值延时void DelayMS(uint x)/延时函数{uchar t;定义变量数值范围0-255while(x-)for(t=0;t;t+);}主程序void main()/主函数{uchar i=0;定义变量i 并且i=0P0=0x00;P0口=0x00 P0口全专部为低电平while(1)/主循环{P0=~DSY_CODE[i];P0=取反的数码管段码值i=(i+1)%10;i=i自加1 个位的属数DelayMS(300);延时}}基于Verilog的FPGA设计基础的目录 第1章 绪论1.1 FPGA概述1.1.1 FPGA发展的简要回顾1.1.2 FPGA与ASIC1.2 可编程逻辑器件的基本概念1.3 简单可编程器件(sPLD)的结构1.4 高密度可编程逻辑器件1.4.1 复杂可编程逻辑器件CPLD1.4.2 现场可编程门阵列FPGA1.4.3 CPLD和FPGA的区别1.4.4 FPGA/CPLD厂家简介1.5基于FPGA的设计流程与设计方法1.5.1 基于FPGA的设计流程1.5.2 自顶向下和自底向上的设计方法学1.5.3 基于IP核的设计1.6 EDA技术简介第2章 可编程逻辑器件2.1 Altera器件概述2.1.1 FPGA系列简介2.1.2 EPLD系列简介2.1.3 结构化ASIC器件2.1.4 FPGA器件的配置芯片2.2 Altera的EPID器件系列2.2.1 EPLD器件的特性2.2.2 MAX9000器件的结构2.2.3 MAX II器件的结构2.3 Altera的FPGA器件2.3.1 简单FPGA器件2.3.2 复杂FPGA器件2.3.3 新型FPGA器件12.4 Xilinx公司产品简介12.4.1 Xilinx CPLD器件2.4.2 Xilinx FPGA器件的特性2.4.3 Xilinx FPGA器件的结构2.5 Lattice公司产品简介2.5.1 I,attice CPLD器件系列2.5.2 Lattice FPGA产品系列2.5.3 FPSC产品系列12.5.4 低密度PLD产品系列2.5.5 其他产品2.6 。一位数码管循环显示0到9实验程序 具体程序2113如下:includedefine uchar unsigned charsbit P20=P2^0;void delay_ms(unsigned int ms)/1ms延时{uchar a;while(ms-)for(a=123;a>;0;a-);}uchar code tab[]={0x3F,0x06,0x5B,0x4F,0x66,0x6D,0x7D,0x07,0x7F,0x6F};void main(){while(1){ uchar b;P20=0;P0=tab[b];delay_ms(1000);1s延时b+;if(b=10)b=0;}}扩展资料:数码管原5261理数码管常用段数一4102般为16537段有的另加一个小数点,还有一种数码管是类似于3位“+1”型。数码管位数有半位,1,2,3,4,5,6,8,10位等。数码管根据LED的接法不同分为共阴和共阳两类,了解数码管的这些特性,数码管对编程是很重要的。因为不同类型的数码管,除了数码管的硬件电路有差异外,数码管编程方法也是不同的。数码管的发光原理是一样的,只是数码管的电源极性不同而已。数码管颜色有红,绿,蓝,黄等几种。数码管广泛用于仪表,时钟,车站,家电等场合。选用数码管时要注意产品尺寸颜色,功耗,亮度,波长等。下面将介绍常用数码管内部引脚图片。数码管引脚定义每一笔划都是对应数码管一个字母表示数码管DP是小数点。数码管透过分时轮流控制各个数码管的COM端,就使各个数码管轮流受控显示,这。

#数码管#fpga#unsigned

随机阅读

qrcode
访问手机版