ZKX's LAB

Q3进位输出 4.四个触发器构成十进制加法计数器,若触发器输出从低位至高位分别为Q0、Q1、Q2、Q3,则输出进位信号C为( )

2021-04-10知识9

74161如何构成八进制的计数器? 把一个74161的Q3作为这一级的进位输出端,它就是一个八进制计数器.第一级的4个输出端(Q3,Q2,Q1,Q0)就是8,4,2,1.这个第一级的计数输入是从CLK端输入的,第二级的CLK接第一级的Q3,就构成了八进制计数器的第二级.如此类推,就构成了多位的八进制计数器电路.

如何用74LS161来实现7进制的计数器? 如下:1、首先,找到一个74LS195芯片,将其J和K输入端子连接,将R和LOAD端子连接至高电平,将CP端子连接至脉冲信号,然后从左至右,从上至下将输出端子连接 底部数字为Q0,Q1,Q2,Q3,见下图。2、使用以上公式计算i=3,因此将Q2和Q3连接NAND门连接到J和K输入,见下图。扩展资料:一个16位计数器,最大计数值为1111,相当于15个小数。需要计数的脉冲被加到最低位触发器的CP端子上,所有J和K端子都连接到高电平1,每个触发器的Q端子都连接到CP端子相邻的一个较高触发器中的一个。J-K触发器的特性表告诉用户,当J=1且K=1时,CP到来时,触发器将翻转一次。全部清除后,第一个CP后沿,触发器C0翻转以应答Q0=1,其余三个触发器仍保持0状态,整个计数器的状态为0001。在第二个CP下降沿之后,触发器C0翻转为“Q0=0,C1到Q1=1,计数器变为0010。到第15个CP下降沿,计数器变为1111。可以看出,计数器的确可以计算CP脉冲。

如何用最简单的方法将74LS161设计为一个8进制计数器。 可以通过同步直接清零法。考虑8=1000,将Q3通过非门后接到同步置位端/SR上即可。P0~P3都接0.这样,每次从7到8时瞬间被置为0,即完成0->;7->;0的循环,是一个8进制计数器。。

#Q3进位输出

随机阅读

qrcode
访问手机版