关于Xilinx DDR3 IP核的使用 最近刚开始使用V6的开发板-ML605,想用一下DDR3,调用了IPCORE-MIG后,发现生成很多端口变量以及参数,但不知道这些端口变量都代表什么意思,也。
关于Xilinx DDR3 IP核的使用 近刚开始使用V6开发板-ML605,想用下DDR3调用了IPCORE-MIG发现生成多端口变量及参数知道些端口变量都代表意思也知道用还有EXAMPLE_DESIGN,USER_。
xilinx DDR2-SDRAM的MIG核控制器,在连续读时,总是先读16个上一次读的数据才出现本次要读起始地址的数据 DDR2的burst是4就是一个地址指令对应有两次连续读或写数据操作你是不是上次仅仅读了1次,使得第二次剩下在他内部的fifo中了?
xilinx的TEMAC核的例程中如何获得PC发送的数据以及协议问题 如题,我想从PC发送数据到开发板,应用TEMAC核,它的例程中有几个模块如图,如果我想在开发板上获得数据,不是。
基于Xilinx FPGA-v5的DDR2 MIG核控制器,DDR硬件初始化信号phy_init_done怎么一直不拉高? 这个问题我遇到过,我觉得它死在那个状态的原因是DDR2 IP核初始化过程会有验证过程,如果验证出错就认为初始化没有完成,所以就死在那个状态一直在验证。。