ZKX's LAB

数据逻辑实验报告组合电路3 实验五 时序逻辑电路实验报告

2021-04-25知识10

数字电子技术的组合逻辑电路问题 D0=A/B/C/DD1=0D2=0D3=AB/CDD4=0D5=ABCD6=A/BCD7=A/B/C(字母前加/表示非的意思)

时序逻辑电路测试及研究 实验报告(有数据) 最低0.27元开通文库会员,查看完整内容>;原发布者:BB我的宝实验六时序逻辑电路测试及研究一、实验目的1、掌握计数器电路分析及测试方法。2、训练独立进行实验的技能。二、实验仪器及器件1、双踪示波器、实验箱2、实验用元器:74LS001片74lS732片74LS1751片74LS101片三、实验内容、测试电路及测试表格1、异步二进制计数器(1)按图5.1接线。(2)由CP端输入单脉冲,测试并记录Q1—Q4状态及波形(可调连续脉冲)。表6.12、异步二—十进e79fa5e98193e58685e5aeb931333433623765制加法计数器(1)按图5.2接线。QA、QB、QC、QD4个输出端分别接发光二极管显示,CP端接连续脉冲或单脉冲。(2)在CP端接连续脉冲,观察CP、QA、QB、QC、QD的波形。(3)画出CP、QA、QB、QC、QD的波形。表6.23、移位寄存器型计数器(1)按图5.3接线构成环形计数器,将A、B、C、D置为1000,用单脉冲计数,记录各触发器状态。表6.3(2)改为连续脉冲计数,并将其中一个状态为“0”的触发器置为“1”(模拟干扰信号作用的结果),观察计数器能否正常工作。分析原因。分析:输出端没有任何波形,故计数器没有正常工作。这是因为在这个计数器循环中,当有且只有一位被置“1”时,才可以进入有效循环。而出现两个“1”时,不在。

组合逻辑电路是有记忆功能的电路,这句话是对还是错? 错。组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。而时序逻辑电路在逻辑功能上的特点是任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,或者说还与以前的输入有关。扩展资料:注意事项:避免组合逻辑反馈环路(容易毛刺、振荡、时序违规等),牢记任何反馈回路必须包含寄存器,检查综合、实现报告的warning信息,发现反馈回路后进行相应修改。对于第一个逻辑表达公式或逻辑电路,其真值表可以是惟一的,但其对应的逻辑电路或逻辑表达式可能有多种实现形式,所以一个特定的逻辑问题,其对应的真值表是惟一的,但实现逻辑电路是多种多样的。在实际设计工作中,如果由于某些原因无法获得某些门电路,可以通过变换逻辑表达式变电路,从而能使用其他器件来代替该器件。参考资料来源:-组合逻辑电路

随机阅读

qrcode
访问手机版