ZKX's LAB

数字时钟设计电路图 数字时钟单元电路的设计

2020-07-27知识8

数字钟电路设计与Multisim仿真,利用Multiim软件设计并仿真实现一个12小时或24小时制的数字钟,显示时、分、秒,有校时、整点报时功能,可以分别对时及分进行单独校时,使其。用74LS160的数字钟电路图如下:用电路元件符号表示电路连接的图,叫电路图。电路图是人们为研究、工程规划的需要,用物理电学标准化的符号绘制的一种表示各元器件组成及器件关系的原理布局图。由电路图可以得知组件间的工作原理,为分析性能、安装电子、电器产品提供规划方案。在设计电路中,工程师可从容在纸上或电脑上进行,确认完善后再进行实际安装。通过调试改进、修复错误、直至成功。采用电路仿真软件进行电路辅助设计、虚拟的电路实验,可提高工程师工作效率、节约学习时间,使实物图更直观。数字钟电路设计 二、设计内容及设计方案(一)设计内容要求1、设计一个有“时”、“分”、“秒”(23小时59分59秒)显示且有校时功能的电子钟。2、用中小规模集成电路组成电子钟,并在实验箱上进行组装、调试。3、画出框图和逻辑电路图。4、功能扩展:(1)闹钟系统(2)整点报时。在59分51秒、53秒、55秒、57秒输出750Hz音频信号,在59分59秒时,输出1000Hz信号,音像持续1秒,在1000Hz音像结束时刻为整点。(3)日历系统。本要求:由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲,秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“24翻1”规律计数,计数器经译码器送到显示器;计数出现误差可用校时电路进行校时、校分、校秒.且有整点报时功能.设计数字时钟电路原理图 这个电路图在电子系统设计(好像是第三版)这本书上有的,自己可以去查一下。其实要是你能搞明白这个电路的所有功能,那你的数电还是OK的!求数字时钟电路设计? 24进制和60进制计数器;校时电路;整点报时电路以及触摸整点报时电路。文中的缩语 SSI(Small Scale Integration)小规模集成电路 MSI(Medium Scale Integration)中规模。(要有电路图)数字钟课程设计报告 设计目的 熟悉集成电路的引脚安排.掌握各芯片的逻辑功能及使用方法.了解面包板结构及其接线方法.了解数字钟的组成及工作原理.熟悉数字钟的设计与制作.设计要求 1.设计指标时间以24小时为一个周期;显示时,分,秒;有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;计时过程具有报时功能,当时间到达整点前5秒进行蜂鸣报时;为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号.2.设计要求画出电路原理图(或仿真电路图);元器件及参数选择;电路仿真与调试;PCB文件生成与打印输出.3.制作要求 自行装配和调试,并能发现问题和解决问题.4.编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会.设计原理及其框图 1.数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路.由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定.通常使用石英晶体振荡器电路构成数字钟.图 3-1所示为数字钟的一般构成框图.图3-1 数字钟的组成框图⑴晶体振荡器电路晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定.不管是指针式的电子钟还是。

#数字钟#电路图#进制

随机阅读

qrcode
访问手机版