ZKX's LAB

专用显示计数器专用芯片原理图 怎样用74ls161构成一个十三进制的计数器,求电路图

2020-07-26知识11

急求用74ls161和00芯片设计的十进制计数器电路图(标好管脚的)!!!!!!!明天考试,急需!!!! 74161的引脚它标注的和书上的不同,但是是一样的,ENP,ENT就是书上的计数使能端CEP、CET,CLK就是时钟端CP,MR为清零端CR,RCO为进位端TC。LOAD为置数端。采用的是反馈清零法,十进制0000(十进制数0)到1001(十进制数9)的0~9的计数器。Q0和Q1端引出接了一个两输入与非门。扩展资料:电路图是带有符号的图片,这些符号在各个国家都有所不同,并且随着时间而改变,但是现在在很大程度上是国际标准化的。简单的组件通常具有旨在表示设备的物理结构的某些特征的符号。例如,这里显示的电阻的符号可以追溯到这个元件是由一根长的金属线包裹起来,而不会产生电感,而这个电感就是线圈。这些线绕电阻器目前仅用于高功率应用,较小的电阻器由碳组分(碳和填料的混合物)铸造而成)或制造成绝缘管或涂有金属膜的芯片。国际标准化的电阻符号现在被简化为长方形,有时以欧姆写在里面,而不是锯齿形符号。一个不太常见的符号就是表示导体的线的一侧的一系列峰,而不是像这里所示的来回。电路图的电线交叉符号。绝缘交叉导线的CAD符号与旧绝缘交叉导线的非CAD符号相同。为避免混淆,建议在非CAD电路图中使用绝缘线的“跳”(半圆形)符号(与使用CAD风格的符号进行无连接相反。2个74ls192和一个74ls00怎么构成24进制计数器(有原理图) 用proteus仿真图为:在proteus中,各个元件名为:计数器:74ls192,与非门:74ls00,七段数码管:7seg-bcd,·前面为低位,后面为高位,上面实现是24进制加计数器,下面的图为24进制减计数器。急求用74ls161设计24进制计数器,有电路图更好 因为是手机,电路图没法给,我可以给你个方案.74ls161是异步置数同步清零十六进制计数器,构成24进制计数器有两种方法:1.异步置数法.因为是异步,所以不用等待时钟信号就可以直接置数,构成24进制计数器的话,需要两块芯片级联,第一块计数16次后进位一次,然后第二片计数1次,当第一片计数8次与第二片计数1次后就是计数24次,此时通过门电路译出置数信号给置数端就行.2.同步清零法.原理同置数法,只是它是同步清零,需要等待时钟信号一起作用来清零,所以在第一片计数7次与第二片计数1次后就是23次计数,此时译出清零信号,然后再等待一个时钟信号,此时计数24次,又刚好完成清零.有不懂的地方随时回复我.希望我的回答能帮助到你.60进制计数器原理图 74290内部是由二和五计数组成两个时钟输入分别控制2和5进制计数器,构成十进制要使二进制输出接到五进制的输入上,两片都组成十进制,第一片的高位连第二片的控制二进制的时钟输入,第二片的次高和次低位输出连到它两置零端。置九端和第一片接地。怎样用74ls161构成一个十三进制的计数器,求电路图 用异步清零法,则在输出端的Q3Q2Q0引出接到与非门,与非门输出接到161的清零端,另把D0~D3接地即可。扩展资料: 74ls161相似芯片: 74HC161和74LS161都是常用的四位二进制。

#计数原理#电路图#触发器#二进制#时钟信号

随机阅读

qrcode
访问手机版