ZKX's LAB

计数器的进位输出

2021-03-25知识8

数字电路问题 设计十进制计数器

 计数器的进位输出

数字电路的同步计数器上升沿进位是什么意思??请帮忙 同步的意思就是,在正常计数时(就是清零端无效,使能端该高电平就该高电平,该低电平就低电平),它是受时钟CP控制的,因此叫同步。边沿型触发器,边沿指的就是CP由0变为1。

两片74160构成29进制计数器。请问这里的进位输出为什么要这样画?进位端不是C吗?? 由个位到十位的进位输出是左边74160的C。因为右边74160的输出Q0~Q3最大只有0100,进位输出C就没作用,要做到计算29的次数就需要G2进位输出。

十进制计数器,输入计数脉冲,当输入第九个计数脉冲时进位输出\

数电计数器置零法置数法进位输出如何确定? 首先看你那个计数器的置数功能是同步的还是异步的,清零功能是同步的还是异步的,比如74XX161为同步置数异步清零,74XX163为同步置数同步清零,你需要计数的位数为x,同步功能中,你要选取x个连续状态,在输出中用与非门连接特定几位来控制清零端或者置数端,以达到计数循环目的。进位输出为连续16个状态(针对4位计数器)之后进位端自己输出的进位信号,持续一个时钟周期。你的问题确实还没有描述清楚。

十进制计数器,输入计数脉冲,当输入第九个计数脉冲时进位输出\ 后面的课程会讲到,第九个脉冲到的时候进位端被置一。但是并没有输出到后一级。第十个脉冲到了之后进位端把“现态”即1输出到后一级。“次态”变为一。如果第十个脉冲再进位就来不及了。所以是第九个脉冲就进位。脉冲一般指上升或下降沿。

JK触发器构成的5进制计数器,为什么进位输出C会滞后一个信号?? J=0,K=1时,2113Qn 1=0,即复位;J=1,K=0时,Qn 1=1,即置位5261。复位、置位是与时钟CP下沿同步的。JK触发器另两个状4102态是1653:J=0,K=0,Qn+1=保持;J=1,K=1,Qn+1=翻转。当第五个脉冲下降沿到后,Q2Q1Q0才为100,此时计数器记到了5,你根据状态方程也可以算出来的。逻辑上看,第五个CP脉冲到,才能有进位C出现,所以在此滞后一个信号。

#计数器的进位输出#计数器进位加减法

随机阅读

qrcode
访问手机版