Verilog HDL中实现简单的并串转换
verilog并串转换和串并转换问题
用状态机如何实现并串转换verilog 给你该了两处,一是你的分频部分,由于你采用的不是50%的占空比,而又要把得到的频率用做时钟,很可能
关于verilog实现的串并转换功能 串并转换很简单,就是移位寄存器,后面最好跟一个锁存器,实现你所要求的功能需要四位移位寄存器和四位锁存器,锁存器的作用就是保持并行数据在移位时不发生变化:module shift(nreset,clk,en,in,out);input nreset,clk,en,in;output[3:0]out;reg[1:0]count;移位计数,控制并行数据更新,这里是4bit并行数据reg[3:0]data;reg[3:0]out;移位计数,用于并行数据输出,也可以外加一个脉冲控制数据边界,这里移位4bit就并行输出一次*/always@(posedge clk or negedge nreset)beginif(~nreset)count;else if(en)count;end移位always@(posedge clk or negedge nreset)beginif(~nreset)data;eale if(en)data[2:0],in};end并行输出always@(posedge clk or negedge nreset)beginif(~nreset)out;else if(en&(count=2'b11))out;endendmodule我编译、仿真过了,没有问题,你原有的out,in}应该写成像这样data[2:0],in};这就是一个移位寄存器!
高手来看看这个verilog串并转换状态机程序的时序仿真 感觉没什么问题 我测试了下 输入串码1111 101你可以用我的tb跑跑看module test_test();reg sys_clk;reg sys_rst;reg data_input_1;wire[2:0]xlat_address_port_1;always#5 sys_clk=~sys_clk;initial beginsys_clk=1'b0;sys_rst=1'b0;data_input_1=1'b0;10 sys_rst=1'b1;5;10 data_input_1=1'b1;10 data_input_1=1'b1;10 data_input_1=1'b1;10 data_input_1=1'b1;10 data_input_1=1'b1;10 data_input_1=1'b0;10 data_input_1=1'b1;10 data_input_1=1'b0;endserial_in serial_insys_clk(sys_clk),sys_rst(sys_rst),data_input_1(data_input_1),xlat_address_port_1(xlat_address_port_1)endmodule