ZKX's LAB

74160进位输出端 用74160设计一个24进制计数器

2020-10-11知识77

数字电路 74160计数器芯片 C端为什么不是计10个脉冲进位而是9个脉冲就进位了。要怎样解决这个问题呢。。 提前2113一个时钟进位是同步计数器的5261精髓。同步计数器级联使用4102时,要求输出数据在同一时刻翻1653转,160的进位信号控制下一个芯片的使能端(片选),下一级芯片允许计数时,第9个时钟前沿已经过去,计数器没有计数,正好第10个时钟到来时计数,各级计数器同步输出。你在知道搜索“黑豹0049 同步计数器”,我介绍过多次。

74160进位输出端 用74160设计一个24进制计数器

数电问题:图是74160改为6进制计数器的原理图,进位为什么要放到Q2上,这样不到六就进位了呀! 因为六进制的预置零发的状态图是0000-0101共六个状态,而74LS160进位端的触发条件(计数进位)是1001到0000跳变是Q3端的下降沿,显然六进制是不会到达这个状态的,所以要另选进位端,从六进制状态图可以知道在0101到达时,会产生一个使得清零段(CR)清零的信号使得下一个状态为0000,这时在会在Q2端产生一个下降沿.我们就可以拿这个下降沿信号做为六进制的进位输出端.(如果还不懂就看状态装换图,看每一步的跳变条件,顺便说一下.我现在也在学这本书)

74160进位输出端 用74160设计一个24进制计数器

74160的进位输出我看书上都标在C,那74LS161标在哪里呢 74LS161是二进制同步计数器,进位输出信号C是在QA,QB,QC,QD都是高电平时C高电平.下一计数脉冲上升沿,都变为低电平.此时数据为1111,而十进制最高数据为1001.要是拿74LS161的进位输出信号C作为十进制计数器的进位输出信号,肯定是错了.

74160进位输出端 用74160设计一个24进制计数器

用74160设计一个24进制计数器 数字钟电路是一2113个典型的数字电路5261系统,其由时,分,秒计数器以及校时和显示4102电路组成.下面介绍1653利用集成十进制递增计数器(74160)和带译码器的七段显示数码管组成的数字钟电路.计数器74160和七段显示数码管的功能及使用方法在8.4节已有叙述.1.利用两片74160组成60进制递增计数器利用两片74160组成的同步60进制递增计数器如图9.4-1所示,其中个位计数器(C1)接成十进制形式。十位计数器(C2)选择QC与QB做反馈端,经与非门输出控制清零端(CLR’),接成六进制计数形式。个位与十位计数器之间采用同步级连方式,将个位计数器的进位输出控制端(RCO)接至十位计数器容许端(ENT),完成个位对十位计数器的进位控制。将个位计数器的RCO端和十位计数器的QC、QA端经与们由CO端输出,作进位输出控制信号。当计数器状态为59时,CO端输出高电平,在同步级联方式下,容许高位计数器计数。选择信号源库中的1HZ方波信号作为计数器的测试时钟源。因为秒与分计数均由60进制递增计数器来完成,为在构成数字钟系统时使电路得到简化,我们将图9.4-1虚线框内建立部分用子电路表示。具体操作过程如下:在EWB主界面内建立图9.4-1所示60进制计数器,闭合仿真电源,经过功能。

随机阅读

qrcode
访问手机版