ZKX's LAB

60进制计数器设计原理 60进制计数器原理图

2020-07-20知识13

数电课程设计(60进制计数器设计) 最低0.27元开通文库会员,查看完整内容>;原发布者:偌水流年目录摘要:211311设计题目11.1设计要求12题目分析23设计思路5261与原理410223.1LED简介23.2芯片74290及六十进制计数器的1653设计33.3三十九进制计数器54电路图的仿真64.1六十进制计数器的仿真64.2三十九进制计数器的仿真75仪器列表86心得体会87参考文献9摘要:要获得N进制计数器,常用的方法有两种:一是用时钟触发器和门电路来设计:二是用集成计数器来构成。当要得到一些进制数大的计数器时,用时钟触发器和门电路来实现就显的很复杂。我们就可以用集成计数器来构成,当然集成计数器是厂家已定型的产品,其函数关系已被固化在芯片中,状态分配以及编码我们自己是不可以更改的,而且多为纯自然态序编码,因而利用清零端或置数控制端,让电路跳过某些状态而获得N进制的计数器。1设计题目60进制计数器的设计1.1设计要求(1)要求学生掌握74系列的芯片和LED的原理和使用方法。(2)熟悉集成电路的使用方法,能够运用所学的知识设计一规定的电路。1.2设计任务(1)完成一个60进制的计数器。(2)LED显示从00开始,各位计数从0—9,逢10进1,是为计数0—5。59显示后,又从00重新开始计数。2题目分析要实现60进制的计数器。数电问题:图是74160改为6进制计数器的原理图,进位为什么要放到Q2上,这样不到六就进位了呀! 因为六进制的预置零发的状态图是0000-0101共六个状态,而74LS160进位端的触发条件(计数进位)是1001到0000跳变是Q3端的下降沿,显然六进制是不会到达这个状态的,所以要另选进位端,从六进制状态图可以知道在0101到达时,会产生一个使得清零段(CR)清零的信号使得下一个状态为0000,这时在会在Q2端产生一个下降沿.我们就可以拿这个下降沿信号做为六进制的进位输出端.(如果还不懂就看状态装换图,看每一步的跳变条件,顺便说一下.我现在也在学这本书)用与非门和74lS161设计60进制的计数器电路图? 74LS161是一个同步的可预置的四位二进制计数器,并自带有异步功能。可以采用反馈归零法进行6进制的计数器设计。具体设计如下:1、添加一个74LS161芯片:2、添加一个与非门:3、由于需求是6位进制,6的二进制表示为0110,即输出QB和QC需要为1,才能进位,因此将输出QB和QC连接到与非门的输出A和B端口中:4、将与非门的输出Y连接入74LS161的CP端即可。原理:74LS161具备异步清零,借助输出Qc和Qb经过一个与非门,将结果返回74LS161的归零端,实现碰到0110(二进制)清零,从而形成一个六进制计数器。扩展资料:74LS161引脚图:74LS161真值表:

#六十进制#电路图#二进制

随机阅读

qrcode
访问手机版