ZKX's LAB

K1K2为什么不能同时为0? 数电三态门实验报告

2020-10-03知识13

简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平还是高阻态)。已知这些都是74型TTL电路 1.接电阻的输入端,要同时看接的是高电平还是低电平及电阻的大小。如果接的是高电平,无论接的电阻多大都可以看作是接高电平。如果接的是低电平,那么当接的电阻小于1K时,可以看作是接的低电平,例Y2的第二根脚。当接的电阻大于10K时,那么可以看作是接的是高电平,例Y4,Y6的第二根脚。当接的电阻在1K~10K之间时,无法判断,一般不能这么接。2.第一幅图的第一个,是一个普通的与非门,输出端只有两种状态,高或低。第三根线是悬空,要看作是高电平。3.多个OC门并联,当其中一个为低电平时,输出端为低电平,当所有的OC门都为高电平时,输出端为高电平。另Y5和Y6均为低有效三态门,而三态脚接的又是高电平,所以无论是什么输入状态,输出端应为高阻态。

K1K2为什么不能同时为0? 数电三态门实验报告

74LS125三态门正常工作时为什么门电路

K1K2为什么不能同时为0? 数电三态门实验报告

K1K2为什么不能同时为0? 这样的话那些逻辑函数都没有意义了,逻辑上强制1=0,那就要看谁的输出能力强了!这就不是逻辑问题了,而成了模拟电路问题了,实际输出是多少取决于你的门电路的材质和结构。

K1K2为什么不能同时为0? 数电三态门实验报告

什么叫\ 三态门 普通TTL门只有两种状态:逻辑0和逻辑1,这两种状态都是低阻输出。三态逻辑输出门的第三态是高阻态,这时输出端相当于悬空。右图(a)给出了三态TTL非门,其符号如图。

数电中这种三态门什么逻辑功能 这是双向数据传输口。即EN=1时,上门为正常逻辑工作状态、下门呈高阻态,作数据输入口Di;EN=0时,上门呈高阻态、下门为正常逻辑工作状态,作数据输出口Do。

数字逻辑电路实验的三态门和oc门的实验结论是什么 你做没有这个实验?

随机阅读

qrcode
访问手机版